# 低消費電力LSIのための低消費電力テスト技術

温 暁青九州工業大学



#### 1. 低消費電力 LSI のテスト電力問題

電子機器のモバイル化・省エネ化に伴い,低消費電力 LSI への需要は高まるばかりである。今や LSI の低消費電力化はチップ面積や処理速度よりも優先されることが多く,LSI の価値を高める切り札となってきている。一方,低消費電力化によって通常動作時の機能電力 (Functional Power) は低くなるが,製造された LSI に故障の有無を調べる時のテスト電力 (Test Power) は相対的に高くなってしまう。高いテスト電力は,LSI の熱破壊や誤動作を引き起こし,低消費電力 LSI の実現の妨げになってきている。

論理 LSI はテストの効率化のためにスキャン設計 (Scan Design) が施されることが多い. このような LSI に対して行われるスキャンテスト (Scan Test) では、まずシフト操作 (Shift) でフリップフロップ (FF) をスキャンパスと呼ばれるシフトレジスタに組 み替え、それを通じて外部から組合せ回路部に対し てテスト入力をシリアルに印加する. その後. キャ プチャ操作 (Capture) で印加されたテスト入力に対 する組合せ回路部の静的応答または動的応答を FF にパラレルに取り込む.一般的には、静的応答の獲 得は1回のキャプチャを,動的応答の獲得は機能動 作と同じ速度で行われる2回のキャプチャが必要と なる. テスト応答は次のシフト操作でシリアルに外 部に取り出され、期待応答値と比較することによっ て、LSI に構造的な故障(静的応答の場合)やタイ ミング故障(動的応答の場合)の有無を調べる. 特 に,動的テスト応答に基づく実速度スキャンテスト (At-Speed Scan Test) は、パス遅延の異常が発生し やすい微細化LSIの品質保証のために必要不可欠で ある.

スキャンテストにおいては、1つのテスト入力でより多くの故障を検出しようとするので、低消費電

力化のために設けられた機能的な制約や設計が無視 されることが多い。このため、機能電力は低く抑え られているにも関らず、テスト電力はその数倍も高 くなることが多く、様々な問題を引き起こしている。

具体的には、スキャンテスト電力には、シフト電 力 (Shift Power) とキャプチャ電力 (Capture Power) がある. シフト操作に最長スキャンパスの長さ分の クロックパスルが必要なので、シフト電力の影響 は蓄積的で温度上昇という形で現れ、LSI を高熱 で壊してしまう可能性がある。一方、キャプチャ電 力の影響は瞬間的で電源ネットワークでの電圧降 下 (IR Drop) とグランドネットワークでの電圧上昇 (Ground Bounce) による論理素子の遅延増加という 形で現れる. 特に、実速度スキャンテストにおいて は、1回目のキャプチャの電力による論理素子の遅 延増加がパス上で累積され2回目のキャプチャでタ イミング異常が起きれば、動的テスト応答が誤って しまう、その結果、機能的には正常な LSI でもテス トでは不良品と判定され、LSI の歩留まりを低下さ せてしまう.

明らかに、機能電力を対象とした低消費電力化技 術だけでは低消費電力 LSI の実現は不可能で、低消 費電力 テスト技術も必要不可欠である.

## 2. 低消費電力テスト技術開発の歩み

LSI のパッケージや電源・グランドネットワークがテスト電力にも対応できるように余裕を持って設計されていたが、機能電力とテスト電力のギャップの急増に伴い、この対策は有効でなくなった。そこで、本格的な低消費電力テスト技術が開発されるようになった。

1990 年代半ばから、シフト電力削減の研究開発が盛んに行われてきた。シフト電力削減の基本は、シフト時のスキャンパス内の FF の出力変化数をい

かに減らすかである。それを実現するために、テス ト入力を工夫する手法と LSI 回路を変更する手法 がある. 前者としては、故障検出に使われないテス ト入力ビットに 0-Fill, 1-Fill, MT-Fill, Adjacent-Fill などのアルゴリズムで適切な論理値を埋め込む といった手法、また後者としては、FF の順序変更 や FF 間への論理素子の挿入によってスキャンパス 内の隣接 FF の出力値の相違数を減らすといった手 法が提案されている。また、1本の長いスキャンパ スを複数の短いセグメントに分割した上、毎回1つ のセグメントのみをシフトすることによってシフト 電力を確実に削減するという Segment Scan 手法も 提案されている。更に、スキャンパス内の FF の出 力変化が組合せ回路部まで影響を及ぼさないように するためにスキャンパス内の FF の出力の一部また は全部をブロックする手法もある.

2000 年代半ばから、キャプチャ電力の削減に関す る研究開発も盛んになった. 特に, 実速度スキャン テストにおける 1 回目のキャプチャによる FF の出 力変化数がパス遅延増加量に比例し、2回目のキャ プチャで動的テスト応答を正しく獲得できるかを左 右するため、1回のキャプチャにおけるFFの入出力 値の違いをできるだけ少なくする必要がある. FF の 入出力値が等しくなるようにするために、入力ビッ トへの必要な論理値設定をテスト入力生成の過程で 直接に探索する手法、及び、故障検出に必要でない ビットに適切な論理値を埋め込む手法 (LCP-Fill, Preferred-Fill, JP-Fill など) が提案されている. ま た,テスト入力生成の過程で Gated Clock を利用し 一部の FF のクロックを止める手法も提案されてい る. 更に, 回路変更や制御回路追加などによって一 度に一部の FF のみに対してキャプチャを行うとい う部分キャプチャ方式 (Partial Capture) も提案さ れている.

#### 3. 低消費電力テスト技術開発の最新動向

10数年が経った今,数多くの低消費電力テスト技術は開発され、その一部は実用化されている.しかし、これらの技術は総じて第1世代の低消費電力テスト技術と言える.その特徴は、LSI全体のテスト電力しか削減できないというグローバル性である.

その欠点は、LSI全体のテスト電力が減っても局所 テスト電力の高いエリアが残る可能性があることで ある.

この問題を解決するために, 第2世代の低消費電 カテスト技術の研究開発が始まっている. その特徴 はテスト電力を局所的に削減するというローカル性 にある. これはキャプチャ電力の場合に特に重要で ある. これを実現するために、(1) 高精度なテスト 電力解析に基づいて局所テスト電力の高いエリアを 特定すること、及び、(2) そのような局所テスト電 力を集中的に削減することが必要になる. 前者に関 しては、テスト入力で活性化された長いパスの近傍 を電源ネットワークの設計情報を利用して抽出する 研究や論理素子出力変化の前後関係を利用して局所 テスト電力のパス遅延への影響を定量化する研究が. また後者に関しては、局所テスト電力に影響を与え るようなテスト入力ビットや Gated Clock を利用し て局所テスト電力を削減する研究が、それぞれ注目 されている.

### 4. 今後の展望

テスト電力の本質から、中長期的な研究開発では 以下の技術の確立が目標になると予想される.

- ●単なるテスト電力削減ではなく、テスト電力が悪い影響を出さないようにするテスト安全性保障技術
- テスト電力によるパス遅延の増加が微小遅延欠陥 の検出に寄与する場合もあるので、テスト電力を必 要に応じて増減させるというテスト電力制御技術

低消費電力テスト技術の研究開発は応用上重要でかつ比較的若い研究分野である。今後も革新的・実用的な成果が多く生まれることが期待できる.

#### 参考文献

- L. Wang, C. Wu, and X. Wen, (Editors), VLSI Test Principles and Architectures: Design for Testability, Morgan Kaufmann, San Francisco, 2006.
- [2] P. Girard, N, Nicolici, and X. Wen (Editors), Power-Aware Testing and Test Strategies for Low Power Devices, Springer, New York, 2009.
- [3] http://aries3a.cse.kyutech.ac.jp/~wen/Paper\_ LCP.htm